잉 젠 첸 래티스 디렉터, “저전력 FPGA 플랫폼 ‘넥서스’ 발표”
잉 젠 첸 래티스 디렉터, “저전력 FPGA 플랫폼 ‘넥서스’ 발표”
  • 신현성 기자
  • 승인 2019.12.11 12:57
  • 댓글 0
이 기사를 공유합니다

래티스 반도체가 자사의 새로운 저전력 FPGA 플랫폼인 ‘래티스 넥서스(Lattice Nexus)’를 발표했다.

래티스 넥서스 플랫폼은 사물인터넷(IoT)용 인공지능(AI)을 비롯하여 비디오, 하드웨어 보안, 임베디드 비전, 5G 인프라, 산업 자동화와 자율주행차 등 광범위한 애플리케이션 개발자에게 유용한 전력효율적 성능을 제공하도록 설계됐다.

래티스 넥서스는 솔루션에서부터 아키텍처와 회로에 이르는 매 설계 단계마다 혁신적으로 설계되었으며, 대폭 줄어든 소비 전력으로 보다 뛰어난 시스템 성능을 제공한다.

잉 젠 첸(Ying Jen Chen) 래티스 반도체 아태지역 사업개발 디렉터

잉 젠 첸(Ying Jen Chen) 래티스 반도체 아태지역 사업개발 디렉터는 “래티스 넥서스 플랫폼은 엣지에서의 인공지능 추론이나 센서 관리 등 오늘날의 새로운 기술 동향들이 요구하는 전력 효율적 성능을 지원하는 FPGA의 병렬 처리 및 재프로그램 능력을 더욱 높여준다”고 말했다.

그는 이어 “래티스 넥서스 플랫폼은 빠르게 성장하고 있는 핵심 애플리케이션을 겨냥해 사용하기 편한 솔루션 스택을 제공함으로써, FPGA 설계에 익숙하지 않은 사용자도 쉽고 빨리 자신의 시스템을 개발할 수 있게 도와준다”고 강조했다.

설명에 따르면 래티스 넥서스 플랫폼은 사용 편의성을 더욱 높이는 혁신적인 시스템 레벨 솔루션을 제공한다. 여기에는 사용자가 자신의 시스템을 보다 신속하게 개발할 수 있게 해주는 설계 소프트웨어와 사전 제작된 소프트 IP 블럭과 함께 평가 보드, 키트, 레퍼런스 디자인이 포함된다.

이러한 솔루션은 임베디드 비전 같은 핵심적인 고성장 애플리케이션에 특히 유용하며, 이를 위해 센서 브릿징, 센서 애그리게이션, 그리고 이미지 처리 같은 솔루션을 제공한다.

래티스 넥서스 플랫폼은 업계 선도적인 저전력 특성에 우수한 시스템 성능을 최적화한 혁신적인 아키텍처가 특징이다.

래티스 넥서스 플랫폼의 첫 제품

일례로, 이 플랫폼의 최적화된 DSP 블록과 풍부한 온칩 메모리 용량은 AI 추론 알고리즘 같이 전력 효율적인 컴퓨팅 기능을 래티스의 기존 FPGA 제품의 절반에 해당하는 전력 소모에서 2배 더 빠른 속도로 동작할 수 있게 해준다.

래티스 넥서스 플랫폼은 회로 설계 역시 혁신적으로 바뀌었다. 이를 통해 사용자는 전력 소모와 성능의 비율을 타겟 애플리케이션에 맞게 최적화하여 프로그래밍할 수 있으며, 즉시 동작해야 하는(instant-on) 애플리케이션을 위해 매우 신속하게 설정할 수 있다.

래티스 넥서스 플랫폼은 삼성전자의 대량생산용 28nm FD-SOI(fully-depleted silicon-on-insulator) 공정 기술로 개발된다. 삼성전자의 이 혁신적인 기술은 벌크형 CMOS에 비해 트랜지스터 누설이 50% 더 적은 것이 특징이며, 저전력 래티스 넥서스 플랫폼용으로 최선의 기술이다.


주요기사
이슈포토